少妇人妻偷人精品无码视频新浪_久久亚洲AV成人无码国产电影_性欧美ⅩXXXX极品少妇小说_天堂网WWW在线资源中文

晨熙家族
登錄后查看文件
登錄
注冊
暫不登錄
Register 會員注冊
看不清,換一張
《會員注冊協議》
注冊協議 X

在注冊前,敬請您閱讀以下內容,在進行注冊程序過程中,點擊“同意并繼續”按鈕即表示用戶完全接受本協議項下的全部條款。
第一條 會員資格

 在您承諾完全同意本服務條款并在高云半導體官方網站完成注冊程序后,即可成為本網站會員,享受高云半導體官方網站為您提供的服務。

第二條:會員權限

1、任何會員均有義務遵守本規定及其它網絡服務的協議、規定、程序及慣例。

第三條:會員資料

 1、為了使我們能夠更好地為會員提供服務,請您提供詳盡準確的個人資料,如更改請及時更新,提供虛假資料所造成的后果由會員承擔;

 2、會員有責任保管好自己的注冊密碼并定期修改避免造成損失,由于會員疏忽所造成的損失由會員承擔。用戶應當對以其用戶帳號進行的所有活動和事件負法律責任。

第四條:會員資格的取消

如發現任何會員有以下故意行為之一,本網保留取消其使用服務的權利,并無需做出任何補償;

1、可能造成本網站全部或局部的服務受影響,或危害本網站運行;

2、以任何欺詐行為獲得會員資格;

3、以任何非法目的而使用網絡服務系統;

第五條:附則

1、以上規定的范圍僅限于犀牛云網站baozi520.cn

 2、 本網會員因違反以上規定而觸犯有關法律法規,一切后果自負,高云半導體官方網站不承擔任何責任;

3、在本條款規定范圍內,廣東高云半導體科技股份有限公司擁有最終解釋權。

產品參數
文檔
參考設計
設計資源
購買咨詢
晨熙家族
特性

高云半導體 GW2A 系列 FPGA 產品是高云半導體晨熙?家族第一代產品, 內部資源豐富,具有高性能的 DSP 資源,高速 LVDS 接口以及豐富的 B-SRAM 存儲器資源,這些內嵌的資源搭配精簡的 FPGA 架構以及 55nm 工藝使 GW2A 系列 FPGA 產品適用于高速低成本的應用場合。


高云半導體 GW2A 系列 FPGA 產品(車規級)是高云半導體晨熙?家族第一代產品,內部資源豐富,具有高性能的 DSP 資源,高速 LVDS 接口以及豐富的 BSRAM 存儲器資源,這些內嵌的資源搭配精簡的 FPGA 架構以及55nm工藝使GW2A系列FPGA產品(車規級)適用于高速低成本的應用場合。


高云半導體 GW2AR 系列 FPGA 產品是高云半導體晨熙?家族第一代產品,是一款系統級封裝芯片,在GW2A系列基礎上集成了豐富容量的SDRAM存儲芯片,同時具有 GW2A 系列高性能的 DSP 資源,高速 LVDS 接口以及豐富的 B-SRAM 存儲器資源,這些內嵌的資源搭配精簡的 FPGA 架構以及55nm 工藝使 GW2AR 適用于高速低成本的應用場合。


高云半導體 GW2AN 系列 FPGA 產品是高云半導體晨熙?家族第一代具有非易失性的 FPGA 產品,內部資源豐富,高速 LVDS 接口以及豐富的BSRAM 存儲器資源、NOR Flash 資源,這些內嵌的資源搭配精簡的 FPGA架構以及 55nm 工藝使 GW2AN 系列 FPGA 產品適用于高速低成本的應用場合。



高云半導體 GW2ANR 系列 FPGA 產品是高云半導體晨熙?家族第一代產品,是一款系統級封裝、具有非易失性的 FPGA 產品,在 GW2A 系列基礎上集成了豐富容量的 SDRAM 及 NOR Flash 存儲芯片,同時具有 GW2A系列高性能的 DSP 資源,高速 LVDS 接口以及豐富的 B-SRAM 存儲器資源,這些內嵌的資源搭配精簡的 FPGA 架構以及 55nm 工藝使 GW2ANR 適用于高速低成本的應用場合。



晨熙家族




優勢
特性
低功耗

- ? 55nm SRAM 工藝

- ? 核電壓:1.0V

- ? 支持時鐘動態打開/關閉

支持多種I/O 電平標準

- ? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15 HSTL18 I, II, HSTL15 I PCI, LVDS25, RSDS, LVDS25E, BLVDSE MLVDSE, LVPECLE, RSDSE

- ? 提供輸入信號去遲滯選項

- ? 支持4mA、8mA、16mA、24mA 等驅動能力

- ? 提供輸出信號Slew Rate 選項

- ? 提供輸出信號驅動電流選項

- ? 對每個I/O 提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain 輸出選項

- ? 支持熱插拔

高性能 DSP 模塊

- ? 高性能數字信號處理能力

- ? 支持9 x 9,18 x 18,36 x 36bits 的乘法運算和54bits 累加器

- ? 支持多個乘法器級聯

- ? 支持寄存器流水線和旁路功能

- ? 預加運算實現濾波器功能

- ? 支持桶形移位寄存器

豐富的基本邏輯單元

- ? 4 輸入LUT(LUT4)

- ? 支持移位寄存器和分布式存儲器

支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

靈活的 PLL 資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG 配置模式

- ? 支持4 種GowinCONFIG 配置模式:SSPI、MSPI、CPU、SERIAL

- ? 支持 JTAG、SSPI 模式直接編程 SPI Flash,其他模式可以通過 IP的方式編程 SPI Flash

- ? 支持數據流文件加密和安全位設置

優勢
特性
低功耗

- ? 55nm SRAM 工藝

- ? 核電壓:1.0V

- ? 支持時鐘動態打開/關閉

支持多種I/O 電平標準

- ? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15 HSTL18 I, II, HSTL15 I PCI, LVDS25, RSDS, LVDS25E, BLVDSE MLVDSE, LVPECLE, RSDSE

- ? 提供輸入信號去遲滯選項

- ? 支持4mA、8mA、16mA、24mA 等驅動能力

- ? 提供輸出信號Slew Rate 選項

- ? 提供輸出信號驅動電流選項

- ? 對每個I/O 提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain 輸出選項

- ? 支持熱插拔

高性能 DSP 模塊

- ? 高性能數字信號處理能力

- ? 支持9 x 9,18 x 18,36 x 36bits 的乘法運算和54bits 累加器

- ? 支持多個乘法器級聯

- ? 支持寄存器流水線和旁路功能

- ? 預加運算實現濾波器功能

- ? 支持桶形移位寄存器

豐富的基本邏輯單元

- ? 4 輸入LUT(LUT4)

- ? 支持移位寄存器和分布式存儲器

支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

- ? 支持字節寫使能

靈活的 PLL 資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG 配置模式

- ? 支持4 種GowinCONFIG 配置模式:SSPI、MSPI、CPU、SERIAL

- ? 支持 JTAG、SSPI 模式直接編程 SPI Flash,其他模式可以通過 IP的方式編程 SPI Flash

- ? 支持數據流文件加密和安全位設置

優勢
特性

低功耗

-?? 55nm SRAM 工藝

-?? 核電壓:1.0V

-?? 支持時鐘動態打開/關閉


集成 SDRAM 系統級封裝芯片



支持多種 I/O 電平標準

- ? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15;
????HSTL18 I, II, HSTL15 I;PCI, LVDS25, RSDS, LVDS25E, BLVDSE,
????MLVDSE, LVPECLE, RSDSE

- ? 提供輸入信號去遲滯選項

- ? 支持4mA、8mA、16mA、24mA等驅動能力

- ? 提供輸出信號Slew Rate選項

- ? 提供輸出信號驅動電流選項

- ? 對每個I/O提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain輸出選項

- ? 支持熱插拔

高性能DSP模塊

-?? 高性能數字信號處理能力

-?? 支持9 x 9,18 x 18,36 x 36bits的乘法運算和54bits累加器

-?? 支持多個乘法器級聯

-?? 支持寄存器流水線和旁路功能

-?? 預加運算實現濾波器功能

-?? 支持桶形移位寄存器

豐富的基本邏輯單元

- ? 4輸入LUT(LUT4)

- ? 支持移位寄存器和分布式存儲器

支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

靈活的PLL資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG配置模式

- ? 支持 4 種 GowinCONFIG 配置模式:SSPI、MSPI、CPU、SERIAL

- ? 支持數據流文件加密和安全位設置

優勢
GW2AN-9X GW2AN-18X 特性

低功耗

-?? 55nm SRAM 工藝

-? ?LV版本:支持1.0V核電壓

-? ?EV版本:支持1.2V核電壓

-?? UV版本:支持2.5V及3.3V核電壓

-?? 支持時鐘動態打開/關閉

支持多種I/O電平標準


 -?? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15;

 -?? HSTL18 I, II, HSTL15 I;PCI, LVDS25, RSDS, LVDS25E, BLVDSE

-?? MLVDSE, LVPECLE, RSDSE

-?? 提供輸入信號去遲滯選項

-?? 支持 4mA、8mA、16mA、24mA 等驅動能力

-?? 提供輸出信號 Slew Rate 選項

-?? 提供輸出信號驅動電流選項

 -?? 對每個 I/O 提供獨立的 Bus Keeper、上拉/下拉電阻及 Open Drain輸出選項

-?? 支持熱插拔

豐富的基本邏輯單元

-?? 4 輸入 LUT(LUT4)

-?? 支持移位寄存器和分布式存儲器

集成 NOR FLASH 存儲芯片


支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

- ? 支持字節寫使能

靈活的PLL資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG配置模式

- ? 支持 5 種 GowinCONFIG 配置模式:Autoboot、SSPI、CPU、I2C、SERIAL

- ? 支持 I2C 透明升級、支持 SSPI 透明升級

- ? 支持 JTAG、SSPI 模式直接編程 SPI Flash,其他模式可以通過 IP的方式編程 SPI Flash

- ? 支持數據流文件加密和安全位設置

優勢
GW2AN-55 特性

低功耗

-?? 55nm SRAM 工藝

-?? 核電壓:1.0V

-?? 支持時鐘動態打開/關閉

支持多種I/O電平標準


 -?? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15;

 -?? HSTL18 I, II, HSTL15 I;PCI, LVDS25, RSDS, LVDS25E, BLVDSE

-?? MLVDSE, LVPECLE, RSDSE

-?? 提供輸入信號去遲滯選項

-?? 支持 4mA、8mA、16mA、24mA 等驅動能力

-?? 提供輸出信號 Slew Rate 選項

-?? 提供輸出信號驅動電流選項

 -?? 對每個 I/O 提供獨立的 Bus Keeper、上拉/下拉電阻及 Open Drain輸出選項

-?? 支持熱插拔

集成 NOR FLASH 存儲芯片


高性能 DSP 模塊

-?? 高性能數字信號處理能力

-?? 支持 9 x 9,18 x 18,36 x 36bit 的乘法運算和 54bit 累加器

-?? 支持多個乘法器級聯

-?? 支持寄存器流水線和旁路功能

-?? 預加運算實現濾波器功能

-?? 支持桶形移位寄存器

豐富的基本邏輯單元

-?? 4 輸入 LUT(LUT4)

-?? 支持移位寄存器和分布式存儲器

支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

靈活的PLL資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG配置模式

- ? 支持 4 種 GowinCONFIG 配置模式:SSPI、MSPI、CPU、SERIAL

- ? 支持 JTAG、SSPI 模式直接編程 SPI Flash,其他模式可以通過 IP的方式編程 SPI Flash

- ? 支持數據流文件加密和安全位設置

優勢
特性

低功耗

-?? 55nm SRAM 工藝

-?? 核電壓:1.0V

-?? 支持時鐘動態打開/關閉


集成 SDRAM 系統級封裝芯片




集成 NOR FLASH 存儲芯片



支持多種 I/O 電平標準

- ? LVCMOS33/25/18/15/12;LVTTL33,SSTL33/25/18 I, II, SSTL15;
????HSTL18 I, II, HSTL15 I;PCI, LVDS25, RSDS, LVDS25E, BLVDSE,
????MLVDSE, LVPECLE, RSDSE

- ? 提供輸入信號去遲滯選項

- ? 支持4mA、8mA、16mA、24mA等驅動能力

- ? 提供輸出信號Slew Rate選項

- ? 提供輸出信號驅動電流選項

- ? 對每個I/O提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain輸出選項

- ? 支持熱插拔

高性能DSP模塊

-?? 高性能數字信號處理能力

-?? 支持9 x 9,18 x 18,36 x 36bits的乘法運算和54bits累加器

-?? 支持多個乘法器級聯

-?? 支持寄存器流水線和旁路功能

-?? 預加運算實現濾波器功能

-?? 支持桶形移位寄存器

豐富的基本邏輯單元

- ? 4輸入LUT(LUT4)

- ? 支持移位寄存器和分布式存儲器

支持多種模式的靜態隨機存儲器

- ? 支持雙端口、單端口以及偽雙端口模式

靈活的PLL資源

- ? 實現時鐘的倍頻、分頻和相移

- ? 全局時鐘網絡資源

編程配置模式

- ? 支持JTAG配置模式

- ? 支持 4 種 GowinCONFIG 配置模式:SSPI、MSPI、CPU、SERIAL

- ? 支持數據流文件加密和安全位設置

產品參數

器件

GW2A-18

GW2A-55

邏輯單元(LUT4)

20,736

54,720

寄存器(FF)

15,552

41,040

分布式靜態隨機存儲器SSRAM(bits)

40K

106K

塊狀靜態隨機存儲器BSRAM(bits)

828K

2,520K

塊狀靜態隨機存儲器數目BSRAM(個)

46

140

乘法器(18x18 Multiplier)

48

40

鎖相環(PLLs)

4

6

I/O Bank 總數

8

8

最大GPIO數

384

608

核電壓

1.0V

1.0V

封裝

間距(mm)

尺寸(mm)

E-pad尺寸(mm)

GW2A-18

GW2A-55

QN88

0.4

10x10

6.74x6.74

66(22)

-

LQ144

0.5

20x20

-

119(34)

-

EQ144

0.5

20x20

9.74x9.74

119(34)

-

MG196

0.5

8x8

-

114(39)

-

PG256

1.0

17x17

-

207(73)

-

PG256S

1.0

17x17

-

192(72)

-

PG256SF

1.0

17x17

-

192(71)

-

PG256C

1.0

17x17

-

190(64)

-

PG256CF

1.0

17x17

-

190(65)

-

PG256E

1.0

17x17

-

162(29)

-

PG484

1.0

23x23

-

319(78)

319(76)

PG1156

1.0

35x35

-

-

607(96)

UG324

0.8

15x15

-

239(90)

239(86)

UG324F

0.8

15x15

-

-

239(86)

UG324D

0.8

15x15

-

-

239(71)

UG484

0.8

19x19

-

379(94)

-

UG484S

0.8

19x19

-

-

344(91)

UG676

0.8

21x21

-

-

525(97)




?

器件

GW2A-18(車規級)

GW2A-55(車規級)

邏輯單元(LUT4)

20736

54720

寄存器(FF)

15552

41040

分布式靜態隨機存儲器 SSRAM(bits)

40K

106K

塊狀靜態隨機存儲器 BSRAM(bits)

828K

2,520K

塊狀靜態隨機存儲器數目 BSRAM(個)

46

140

乘法器(18x18 Multiplier)

48

40

最多鎖相環(PLLs)[1]

4

6

I/O Bank總數

8

8

最大GPIO數

384

608

核電壓

1.0V

1.0V

封裝

器件

可用的PLL

QN88

GW2A-18(車規級)

PLLL1/PLLR1

PG256

GW2A-18(車規級)

PLLL/PLLR

封裝

間距(mm)

尺寸(mm)

E-pad尺寸(mm)

GW2A-18(車規級)

GW2A-55(車規級)

QN88

0.4

10 x10

6.74 x 6.74

66(22)

PG256

1

17 x 17

207(73)

注:[1] 不同封裝支持的鎖相環數量不同,最多支持6個鎖相環。




?

? 器件

GW2AR-18

? 邏輯單元(LUT4)

20,736

? 寄存器(FF)

15,552

? 分布式靜態隨機存儲器SSRAM(bits)

40K

? 塊狀靜態隨機存儲器BSRAM(bits)

828K

? 塊狀靜態隨機存儲器數目BSRAM(個)

46

? SDR/DDR SDRAM(bits)

64M/128M

? PSRAM(bits)

64M

? 乘法器(18X18 Multiplier)

48

? 鎖相環(PLLs)

4

? I/O Bank總數

8

? 最大GPIO數

384

? 核電壓

1.0V

封裝

器件

Memory類型

位寬

容量

可用PLL

LQ144[1]

GW2AR-18

SDR SDRAM

32 bits

64M bits

PLLL0/PLLL1/PLLR0/PLLR1

EQ144[1]

GW2AR-18

SDR SDRAM

32 bits

64M bits

EQ144P[1][2]

GW2AR-18

PSRAM

16 bits

64M bits

EQ144PF[1][2]

GW2AR-18

PSRAM

16 bits

64M bits

QN88

GW2AR-18

SDR SDRAM

32 bits

64M bits

PLLL1/PLLR1

QN88P[2]

GW2AR-18

PSRAM

16 bits

64M bits

QN88PF[2]

GW2AR-18

PSRAM

16 bits

64M bits

LQ176

GW2AR-18

DDR SDRAM

16 bits

128M bits

PLLL1/PLLR0/PLLR1

EQ176

GW2AR-18

DDR SDRAM

16 bits

128M bits

封裝

間距(mm)

尺寸(mm)

E-pad尺寸(mm)

GW2AR-18

LQ144

0.5

20x20

-

120(35)

EQ144

0.5

20x20

9.74 x 9.74

120(35)

EQ144P

0.5

20x20

9.74 x 9.74

120(35)

EQ144PF

0.5

20x20

9.74 x 9.74

120(35)

QN88

0.4

10x 10

6.74 x 6.74

66(22)

QN88P

0.4

10x 10

6.74 x 6.74

66(22)

QN88PF

0.4

10x 10

6.74 x 6.74

66(22)

LQ176

0.4

20x20

-

140(45)

EQ176

0.4

20x20

6x6

140(45)


注:[1] LQ144封裝和EQ144 / EQ144P/EQ144PF封裝的VCCPLLL1與VCC內部短接在一起,詳細信息請參考封裝手冊。

???????[2] 'P'表示PSRAM;'F'表示與QN88P/EQ144P相比,QN88PF/EQ144PF調整了部分管腳




?


? 器件

GW2AN-55

? 邏輯單元(LUT4)

54,720

? 寄存器(FF)

41,040

? 分布式靜態隨機存儲器SSRAM(bits)

106K

? 塊狀靜態隨機存儲器BSRAM(bits)

2,520K

? 塊狀靜態隨機存儲器數目BSRAM(個)

140

? NOR FLASH(bits)

32M

? 乘法器(18X18 Multiplier)

40

? 最多鎖相環(PLLs)

6

? I/O Bank總數

8

? 最大GPIO數

608

? 核電壓

1.0V

封裝

器件

可用PLL

UG676

GW2AN-55

PLLL/PLLR

封裝

間距(mm)

尺寸(mm)

E-pad尺寸(mm)

GW2AN-55

UG676

0.8

21x21

-

525(111)

文檔
分類檢索
標題
文檔ID
版本
發布日期
文件格式
最新
    DS102
    2.7.2
    2024 / 03 / 01
    PDF
    DS208
    1.4
    2023 / 03 / 17
    PDF
    DS226
    2.3
    2023 / 10 / 16
    PDF
    DS961
    1.3
    2023 / 03 / 06
    PDF
    DS971
    1.1
    2023 / 12 / 15
    PDF
    DS976
    1.3.2
    2022 / 11 / 18
    PDF
    UG110
    1.7.2
    2023 / 06 / 30
    PDF
    UG110
    1.7.2
    2023 / 06 / 30
    EXCEL
    UG113
    1.5.4
    2024 / 05 / 17
    PDF
    UG113
    1.5.4
    2024 / 05 / 17
    EXCEL
    UG115
    1.7.1
    2023 / 06 / 30
    PDF
    UG115
    1.7.1
    2023 / 06 / 30
    EXCEL
    UG962
    1.1.2
    2023 / 07 / 01
    PDF
    UG962
    1.1.2
    2023 / 07 / 01
    EXCEL
    UG974
    1.0.4
    2024 / 05 / 17
    PDF
    UG974
    1.0.4
    2024 / 05 / 17
    EXCEL
    UG972
    1.4.4
    2023 / 04 / 27
    PDF
    UG972
    1.4.4
    2023 / 04 / 27
    EXCEL
    UG978
    1.2.4
    2023 / 04 / 27
    PDF
    UG978
    1.2.4
    2023 / 04 / 27
    EXCEL
    UG111
    2.2.2
    2024 / 02 / 04
    PDF
    UG229
    1.6.2
    2024 / 02 / 04
    PDF
    UG963
    1.0
    2020 / 06 / 12
    PDF
    UG964
    1.0.1
    2024 / 02 / 26
    PDF
    UG973
    1.2.1
    2021 / 12 / 30
    PDF
    UG975
    1.1
    2022 / 10 / 24
    PDF
    UG207
    1.2
    2022 / 01 / 25
    PDF
    UG207
    1.2
    2022 / 01 / 25
    EXCEL
    UG168
    1.2
    2023 / 03 / 17
    EXCEL
    UG169
    1.2
    2023 / 03 / 17
    EXCEL
    TN658
    1.1
    2018 / 06 / 11
    PDF
    TN660
    1.4
    2022 / 07 / 15
    PDF
    TN661
    1.0.1
    2023 / 09 / 14
    PDF
    UG206
    1.9.1
    2024 / 02 / 26
    PDF
    UG979
    1.1.6
    2024 / 02 / 26
    PDF
    UG980
    1.1.9
    2024 / 03 / 29
    PDF
    UG290
    2.7.3
    2023 / 12 / 29
    PDF
    UG702
    1.1.4
    2023 / 11 / 20
    PDF
    UG285
    1.3.6
    2023 / 05 / 26
    PDF
    UG286
    1.9.8
    2024 / 02 / 04
    PDF
    UG287
    1.3.3
    2023 / 01 / 06
    PDF
    UG288
    1.1.1
    2022 / 07 / 28
    PDF
    UG289
    2.1.5
    2023 / 08 / 18
    PDF
    UG295
    1.4.3
    2023 / 03 / 06
    PDF
    TN711
    1.0
    2023 / 09 / 23
    PDF
    TN712
    1.0
    2023 / 09 / 23
    PDF
    參考設計

    晨熙家族

    基于高云半導體FPGA的MIPI接口匹配方案


    ▲ 符合標準《MIPI Alliance Standard for DPHY Specification》版本1.1。

    ▲ MIPI CSI2 和 DSI, RX 和 TX 器件接口。


    晨熙家族

    基于高云半導體FPGA的RISC-V方案


    ▲ 包含一個32-bit的RISC-V微處理器和系統外設。



    了解更多

    設計資源
    軟件
    覆蓋整個設計流程,非常易于使用
    高云云源軟件
    開發套件和開發板
    我們的開發板和開發套件能夠簡化您的設計流程
    高云開發套件系列
    質量管理與可靠性
    利用領先的系統、技術和方法滿足嚴苛的環境與產品要求
    質量管理與可靠性
    加速產品創新速度,降低系統開發成本
    我們致力于提供高效、低成本、高集成度的解決方案,幫助客戶提供開發速度,縮短設計周期,推進產品上市時間,為客戶搶占市場先機提供穩固保障。